为CL16。因为内存条采用了十六个时钟来完成一个周期的读写操作,所以在默认时序下,CL即为16。若需要提升内存条的速度和性能,可以根据主板和内存条的兼容性,手动配置更快的时序来提升内存的响应速度和处理能力。
第一时序:CL-tRCD-tRP-tRAS-CR,就是我们常说的5个主要时序。
第二时序:(包含所有XMP时序)
在讲时序之前,我想先让大家明白一些概念。
内存时钟信号是方波,DDR内存在时钟信号上升和下降时各进行一次数据传输,所以会有等效两倍传输率的关系。例如DDR3-1333的实际工作频率是666.7MHz,每秒传输数据666.7*2=1333百万次,即1333MT/s,也就是我们说的等效频率1333MHz,再由每条内存位宽是64bit,那么它的带宽就是:1333MT/s*64bit/8(8bit是一字节)=10667MB/s。所谓时序,就是内存的时钟周期数值,脉冲信号经过上升再下降,到下一次上升之前叫做一个时钟周期,随着内存频率提升,这个周期会变短。
例如CL9的意思就是CL这个操作的时间是9个时钟周期。
公司地址:
禾博电阻提供接触电阻、热敏电阻、压敏电阻、光敏电阻等,并分享电阻的行业动态、市场分析、技术资料、方案应用等信息,给电阻产品行业的朋友提供帮助。 目前公司共划分为:财务部、行政企划部、技术部、市场部四个部门...